Altera_Forum
Honored Contributor
14 years agocyclone iv15芯片接ddr2的问题
您好:
我最近在做ddr2存储这方面的设计,fgpa芯片型号为 EP4CGX15,DDR2选用的是镁光科技的MT47H32M16CC芯片,由于fpga芯片管脚比较少,连接DDR2的BANK用到了BANK3-BANK7一共5个BANK,其中控制器的时钟为148.5MHz,fpga的上限频率为167MHz, 功能仿真已经实现,但是下到板子上却不能正常工作。以下具体列出我们遇到的问题: 1,编译通过,但是存在时序警告,对设计做了时序约束后,问题还是存在。 2,用10.0版本,10.1版本,11.0版本都定制过ip核,但是逻辑分析仪采不到数据,init_done始终为低。后来用9.1版本定制ip核,在10.0以上版本编译,逻辑分析仪能采到数据,并且 init_done为高,有读写操作,可是读出来的数据不对(读出来的一直为相同的一个或几个数),控制信号也没有数。 现在想咨询下你们有没有在15系列上挂ddr2的成功案例。会不会是管脚分布太散,内部逻辑走线复杂导致时序无法满足还是其他原因,期待您的答复!